Skip to main content

Lattice Semiconductor: olcsó és kis fogyasztású PCI Express 2.0 FPGA

Megjelent: 2011. augusztus 22.

A Lattice Semiconductor bejelentette, hogy a LatticeECP3™ FPGA-család megfelel a PCI Express 2.0 specifikációnak. Ez – az 5 Gbit/s-re specifikált PCIe v1.1-gyel szemben – ugyan csak 2,5 Gbit/s adatsebességet enged meg, azonban a hurok-sávszélességre szigorúbb előírásokat tartalmaz.

A vizsgálat a PCI-SIG PCIe v2.0 megfelelőségi és interoperabilitási tesztnek a legutóbbi PCI-SIG munkaértekezleten elfogadott módszerével történt, és garantálja, hogy a Lattice eszköze hibátlanul együttműködik a létező PCEe 2.0 rendszerelemekkel. Ráadásul az új eszköz a piacon jelenleg elérhető megoldások közt a legolcsóbb, a legkisebb fogyasztású, és megbízhatóbb is azoknál. Ez vonzóvá teheti az eszközt azon kommunikációs, multimédia, szerver és mobilplatformokat fejlesztő vállalkozók számára, akik a 2,5 Gbit/s sávszélességgel is megelégszenek. A gyártó a Trellisysszel működik együtt: egy ‑ a Lattice PCI Express ×1 és ×4 IP-magján alapuló ‑ robusztus és költséghatékony PCIe-busz funkcionális modell (BFM) kidolgozásában. Tény, hogy a piacon ezen kívül is számos „külső fejlesztésű” IP-mag érhető el, de ezek tipikusan ASIC-fejlesztésre vannak optimalizálva, ezért FPGA-környezetben gyakran rosszul használhatók. A Trellisys PCIe BFM viszont a tranzakciós rétegre koncentrál, amit jellegzetesen a felhasználó logikai céláramköreivel együtt szokás megvalósítani. Ezt a megközelítést az teszi lehetővé, hogy a fizikai és adatkapcsolati rétegek a Lattice által már korábban bevizsgált PCIe IP-magokkal valósulnak meg. A Trellisys PCIe BFM Verilog- és VHDL-támogatással is rendelkezik, és az Aldec Active-HDL és Riviera-PRO szimulátorokkal is együttműködhet.

www.latticesemi.com